Wykaz publikacji wybranego autora

Krzysztof Kasiński, dr hab. inż., prof. AGH

profesor nadzwyczajny

Wydział Elektrotechniki, Automatyki, Informatyki i Inżynierii Biomedycznej
WEAIiIB-kmie, Katedra Metrologii i Elektroniki


  • 2023

    [dyscyplina 1] dziedzina nauk inżynieryjno-technicznych / automatyka, elektronika, elektrotechnika i technologie kosmiczne


  • 2018

    [dyscyplina 1] dziedzina nauk inżynieryjno-technicznych / automatyka, elektronika i elektrotechnika


[poprzednia klasyfikacja] obszar nauk technicznych / dziedzina nauk technicznych / elektronika


Identyfikatory Autora Informacje o Autorze w systemach zewnętrznych

ORCID: 0000-0002-7991-1151 orcid iD

ResearcherID: K-9171-2019

Scopus: 26967694700

PBN: 5e70922b878c28a047391153

OPI Nauka Polska

System Informacyjny AGH (SkOs)




1
  • Successful selection of the SoC clocking architecture / Krzysztof KASIŃSKI, Dariusz Ziółkowski, Paweł Banachowicz, Joanna Iwanicka // W: MIXDES 2023 [Dokument elektroniczny] : 30th international conference on Mixed Design of integrated circuits and systems : 29-30 June 2023, Kraków, Poland. — Wersja do Windows. — Dane tekstowe. — Łódź : Lodz University of Technology ; IEEE, cop. 2023. — Dod. ISBN 978-83-63578-23-7 (CD), 979-8-3503-1352-9 (Print on Demand). — e-ISBN: 978-83-63578-24-4. — S. 127–130. — Wymagania systemowe: Adobe Reader. — Bibliogr. s. 130, Abstr.. — K. Kasiński - dod. afiliacja: Silicon Creations sp. z o. o., Krakow, Poland. — tekst: https://ieeexplore-1ieee-1org-1000047ye0173.wbg2.bg.agh.edu.pl/stamp/stamp.jsp?tp=&arnumber=10203255

    orcid iD
  • keywords: jitter, integrated circuit, PLL, clock, digital logic

    cyfrowy identyfikator dokumentu: 10.23919/MIXDES58562.2023.10203255