Wykaz publikacji wybranego autora

Ernest Jamro, dr hab. inż., prof. AGH

profesor nadzwyczajny

Faculty of Computer Science, Electronics and Telecommunications
WIEiT-ke


  • 2023

    [dyscyplina 1] dziedzina nauk inżynieryjno-technicznych / automatyka, elektronika, elektrotechnika i technologie kosmiczne

    [dyscyplina 2] dziedzina nauk inżynieryjno-technicznych / informatyka techniczna i telekomunikacja (50%)


  • 2018

    [dyscyplina 1] dziedzina nauk inżynieryjno-technicznych / automatyka, elektronika i elektrotechnika

    [dyscyplina 2] dziedzina nauk inżynieryjno-technicznych / informatyka techniczna i telekomunikacja (50%)


[poprzednia klasyfikacja] obszar nauk technicznych / dziedzina nauk technicznych / elektronika


Identyfikatory Autora Informacje o Autorze w systemach zewnętrznych

ORCID: 0000-0003-4632-2470 połącz konto z ORCID

ResearcherID: B-8549-2019

Scopus: 24450561500

PBN: 5e70922b878c28a047391143

OPI Nauka Polska

System Informacyjny AGH (SkOs)




1
2
  • [article, 2016]
  • TytułA custom co-processor for the discovery of low autocorrelation binary sequences
    AutorzyPaweł RUSSEK, Michał KARWATOWSKI, Ernest JAMRO, Kazimierz WIATR
    ŹródłoMeasurement, Automation, Monitoring / Stowarzyszenie Inżynierów i Techników Mechaników Polskich. Sekcja Metrologii, Polskie Stowarzyszenie Pomiarów Automatyki i Robotyki POLSPAR. — 2016 vol. 62 no. 5, s. 154–156
  • keywords: FPGA, LABS, SDLS algorithm, custom processor, HLS

    cyfrowy identyfikator dokumentu:

3
4
5
  • [proceedings, 2009]
  • TytułAccelerating calculations on the RASC platform: a case study of the exponential function
    AutorzyMaciej WIELGOSZ, Ernest JAMRO, Kazimierz WIATR
    ŹródłoReconfigurable computing : architectures, tools and applications : 5th international workshop : ARC 2009 : Karlsruhe, Germany : March 16–18, 2009 : proceedings. — Berlin ; Heidelberg : Springer-Verlag, 2009. — S. 306–311
  • keywords: FPGA, High Performance Reconfigurable Computing, HPRC, exponent function

    cyfrowy identyfikator dokumentu:

6
7
  • [article, 2009]
  • TytułAkceleracja obliczeń zmiennoprzecinkowych na platformie RASC
    AutorzyMaciej WIELGOSZ, Ernest JAMRO, Kazimierz WIATR
    ŹródłoPomiary, Automatyka, Kontrola / Stowarzyszenie Inżynierów i Techników Mechaników Polskich. Sekcja Metrologii, Polskie Stowarzyszenie Pomiarów Automatyki i Robotyki POLSPAR. — 2009 vol. 55 nr 7, s. 485–487
  • brak zdefiniowanych słów kluczowych

    cyfrowy identyfikator dokumentu:

8
  • [article, 2010]
  • TytułAnalysis of the basic implementation aspects of hardware-accelerated density functional theory calculations
    AutorzyMaciej WIELGOSZ, Grzegorz MAZUR, Marcin MAKOWSKI, Ernest JAMRO, Paweł RUSSEK, Kazimierz WIATR
    ŹródłoComputing and Informatics / Slovak Academy of Sciences. Institute of Informatics. — 2010 vol. 29 no. 6, s. 989–1000
  • keywords: FPGA, quantum chemistry, High Performance Reconfigurable Computing, floating-point operations

    cyfrowy identyfikator dokumentu:

9
  • [monograph, 2013]
  • TytułArchitektury zaawansowanych układów arytmetycznych w sprzętowych systemach rekonfigurowalnych
    AutorzyErnest JAMRO
    DetailsKraków : Wydawnictwa AGH, 2013. — 153 s.
  • brak zdefiniowanych słów kluczowych

    cyfrowy identyfikator dokumentu:

10
11
12
13
  • [proceedings, 2013]
  • TytułComparison of GPU and FPGA implementation of SVM algorithm for fast image segmentation
    AutorzyMarcin PIETROŃ, Maciej WIELGOSZ, Dominik ŻUREK, Ernest JAMRO, Kazimierz WIATR
    ŹródłoARCS 2013 : Architecture of Computing Systems : 26th international conference : Prague, Czech Rebulic, February 19–22, 2013 : proceedings / eds. Hana Kubátová, [et al.]. — Berlin ; Heidelberg : Springer-Verlag, cop. 2013. — S. 292–302
  • keywords: SVM, FPGA, GPU, image segmentation, CUDA

    cyfrowy identyfikator dokumentu:

14
15
  • [article, 2008]
  • TytułComputation acceleration on SGI RASC: FPGA based reconfigurable computing hardware
    AutorzyErnest JAMRO, Marcin Janiszewski, Krzysztof Machaczek, Paweł RUSSEK, Kazimierz WIATR, Maciej WIELGOSZ
    ŹródłoComputer Science. — 2008 vol. 9, s. 21–34. — tekst: http://journals.bg.agh.edu.pl/COMPUTER/2008/cs2008-02.pdf
  • słowa kluczowe: sprzętowa akceleracja obliczeń, procesory dedykowane, FPGA, obliczenia wielkiej skali, SGI RASC

    keywords: custom computing, single purpose processors, FPGA, high performance computing, SGI RASC

    cyfrowy identyfikator dokumentu:

16
17
  • [article, 2008]
  • TytułDigital filters parameters selection for hardware implementation in programmable devices
    AutorzyDariusz DĄBROWSKI, Witold CIOCH, Ernest JAMRO
    ŹródłoDiagnostyka / Polskie Towarzystwo Diagnostyki Technicznej. — 2008 nr 4, s. 129–132
  • brak zdefiniowanych słów kluczowych

    cyfrowy identyfikator dokumentu:

18
  • [article, 2009]
  • TytułDigital signal acquisition and processing in FPGAs
    AutorzyErnest JAMRO, Witold CIOCH
    ŹródłoPrzegląd Elektrotechniczny / Stowarzyszenie Elektryków Polskich. — 2009 R. 85 nr 2 Main topics = Temat numeru: Electrical measurements = Pomiary elektryczne, s. 7–9
  • keywords: digital signal processing, FPGAs, high speed signals acquisition, high speed signals processing

    cyfrowy identyfikator dokumentu:

19
20
  • [article, 2011]
  • TytułEfektywna komunikacja ARM-FPGA z użyciem interfejsu SPI
    AutorzyErnest JAMRO, Maciej WIELGOSZ, Witold CIOCH, Sławomir BIENIASZ
    ŹródłoPomiary, Automatyka, Kontrola / Stowarzyszenie Inżynierów i Techników Mechaników Polskich. Sekcja Metrologii, Polskie Stowarzyszenie Pomiarów Automatyki i Robotyki POLSPAR. — 2011 vol. 57 nr 8, s. 874–876
  • słowa kluczowe: FPGA, systemy wbudowane, SPI, Xilinx EDK

    keywords: FPGA, embedded systems, SPI, Xilinx EDK

    cyfrowy identyfikator dokumentu:

21
22
23
24
25