Wykaz publikacji wybranego autora

Ernest Jamro, dr hab. inż., prof. AGH

profesor nadzwyczajny

Wydział Informatyki, Elektroniki i Telekomunikacji
WIEiT-ke, Instytut Elektroniki


  • 2023

    [dyscyplina 1] dziedzina nauk inżynieryjno-technicznych / automatyka, elektronika, elektrotechnika i technologie kosmiczne

    [dyscyplina 2] dziedzina nauk inżynieryjno-technicznych / informatyka techniczna i telekomunikacja (50%)


  • 2018

    [dyscyplina 1] dziedzina nauk inżynieryjno-technicznych / automatyka, elektronika i elektrotechnika

    [dyscyplina 2] dziedzina nauk inżynieryjno-technicznych / informatyka techniczna i telekomunikacja (50%)


[poprzednia klasyfikacja] obszar nauk technicznych / dziedzina nauk technicznych / elektronika


Identyfikatory Autora Informacje o Autorze w systemach zewnętrznych

ORCID: 0000-0003-4632-2470 połącz konto z ORCID

ResearcherID: B-8549-2019

Scopus: 24450561500

PBN: 5e70922b878c28a047391143

OPI Nauka Polska

System Informacyjny AGH (SkOs)




1
  • A novel Parallel-Serial Architecture for Neural Networks implemented in FPGAS
2
  • A study of the loops control for reconfigurable computing with OpenCL in the LABS local search problem
3
  • Accelerating calculations on the RASC platform: a case study of the exponential function
4
  • Analysis of the basic implementation aspects of hardware-accelerated density functional theory calculations
5
  • Canine age classification using Deep Learning as a step toward preventive medicine in animals
6
  • Constant coefficient convolution implemented in FPGAs
7
  • Constant coefficient multiplication in FPGA structures
8
  • Convolution operation implemented in FPGA structures for real-time image processing
9
  • Cycle-synchronous methods in turbine engines diagnosing
10
  • Dynamic constant coefficient convolvers implemented in FPGAs
11
  • Estimating the memory consumption of a hardware IP defragmentation block
12
  • Evaluation and implementation of \emph{n}–gram-based algorithm for fast text comparison
13
  • Experiment on methods for clustering and categorization of Polish text
14
  • FPGA – ARM heterogeneous system for high speed signal analysis
15
  • FPGA implementation of 64-bit exponential function for HPC
16
  • FPGA implementation of addition as a part of the convolution
17
  • FPGA implementation of strongly parallel histogram equalization
18
  • FPGA implementation of the dynamic Huffman encoder
19
  • FPGA implementation of the selected parts of the fast image segmentation
20
  • FPGA-based portable system for rotary machines diagnosing
21
  • Genetic programming in FPGA implementation of addition as a part of the convolution
22
  • Hardware implementation of the exponent based computational core for an exchange-correlation potential matrix generation
23
  • Hardware implementation of the orbital function for quantum chemistry calculations
24
  • Highly efficient structure of 64-bit exponential function implemented in FPGAs
25
  • Highly efficient twin module structure of 64-bit exponential function implemented on SGI RASC platform