Wykaz publikacji wybranego autora

Ireneusz Brzozowski, dr inż.

adiunkt

Wydział Informatyki, Elektroniki i Telekomunikacji
WIEiT-ke, Instytut Elektroniki


  • 2023

    [dyscyplina 1] dziedzina nauk inżynieryjno-technicznych / automatyka, elektronika, elektrotechnika i technologie kosmiczne


  • 2018

    [dyscyplina 1] dziedzina nauk inżynieryjno-technicznych / automatyka, elektronika i elektrotechnika


[poprzednia klasyfikacja] obszar nauk technicznych / dziedzina nauk technicznych / elektronika


Identyfikatory Autora Informacje o Autorze w systemach zewnętrznych

ORCID: 0000-0002-1593-4047 orcid iD

ResearcherID: B-7954-2019

Scopus: 55946203800

PBN: 5e70922b878c28a0473910eb

OPI Nauka Polska

System Informacyjny AGH (SkOs)




1
  • An analysis of full adder cells for low-power data oriented adders design
2
  • ASIC implementation of high efficiency 8-bit “OctaLynx” RISC microprocessor
3
  • ASICs design – education and research
4
  • Assessment and modelling of quasi-short power dissipation in CMOS gates
5
  • Estimation and harvesting of human heat power for wearable electronic devices
6
  • IDD current monitoring cell for VLSI circuits – design and testing
7
  • Input voltage impact on quasi-short power dissipation of CMOS gates
8
  • Matrix of Thermal Characters for the blind
9
  • Modelling of dynamic power dissipation for static CMOS gates and logic networks
10
  • Narzędzia do symulacji termicznej układów ASIC
11
  • New concept of low power digital circuits design
12
  • New idea of objective assessment of energy consumed by real VLSI gates
13
  • Power dissipation reduction in two-level circuits by transforming into three-level
14
  • Practical aspects of logic synthesis based on functional decomposition
15
  • Simulation methods for estimation of dynamic power dissipation in digital CMOS circuits
16
  • Software tools for simulation of heat conduction and active cooling of microstructures
17
  • Switching activity reduction with a new logic synthesis method
18
  • Synthesis method for power supply reduction in digital circuits
19
  • System tekstroniczny do pomiaru częstości oddechu
20
  • Systemy scalone CMOS – wydajność i energia
21
  • Temperature sensor for integrated circuits
22
  • Universal design method of {\emph {n}}-to-2\textsuperscript{n} decoders
23
  • Web-based teaching on ASIC design
24
  • Wybrany projekt układu ASIC