Wykaz publikacji wybranego autora

Piotr Otfinowski, dr inż.

adiunkt

Wydział Elektrotechniki, Automatyki, Informatyki i Inżynierii Biomedycznej
WEAIiIB-kmie, Katedra Metrologii i Elektroniki


Identyfikatory Autora Informacje o Autorze w systemach zewnętrznych

ORCID: brak

ResearcherID: brak

Scopus: brak

PBN: 1572747

System Informacyjny AGH (SkOs)




Opisy publikacji wcześniejszych zobacz: bpp.agh.edu.pl/old.


Liczba pozycji spełniających powyższe kryteria selekcji: 59, z ogólnej liczby 59 publikacji Autora


1
  • 10-bitowy przetwornik A/C dla potrzeb wielokanałowych systemów pomiarowych wykorzystywanych w neurobiologii
2
  • ADCs in deep submicron technologies for ASICs of pixel architecture
3
  • Algorithms for elimination of charge sharing effects in single photon counting pixel detectors
4
  • Analiza szumowa kanału odczytowego przeznaczonego do wielokanałowych układów scalonych dedykowanych do eksperymentów neurobiologicznych
5
  • Analiza szumowa kanału odczytowego przeznaczonego do wielokanałowych układów scalonych dedykowanych do eksperymentów neurobiologicznych
6
  • Area efficient front-end readout electronics for pixel detector based on inverter amplifier
7
  • A 10-bit 3MS/s low-power charge redistribution ADC in 180nm CMOS for neural application
8
  • A 2.5MS/s 225 $\mu$W 8-bit charge redistribution SAR ADC for multichannel applications
9
10
  • A bidirectional 64-channel neurochip for recording and stimulation neural network activity
11
  • A first-level event selector for the CBM experiment at FAIR
12
  • A pixel readout with asynchronous approximation of a center of gravity of a charge distribution from a radiation conversion event
13
  • Challenges in QCD matter physics - the scientific programme of the Compressed Baryonic Matter experiment at FAIR
14
  • Comparison of allocation algorithms for unambiguous registration of hits in presence of charge sharing in pixel detectors
15
  • Design and measurements of low power multichannel chip for recording and stimulation of neural activity
16
  • Design and measurements results of 7-bit low-power, low area SAR A/D converter for pixel systems
17
  • Design for the testability of the multichannel neural recording and stimulating integrated circuit
18
  • Design of System-on-Chip in 180 nm technology for multi-channel wireless recording of the nerve tissue electrical activity
19
  • Digital hit allocation algorithm for charge sharing compensation in semiconductor pixel detectors
20
  • Fast parallel tracking algorithm for the muon detector of the CBM experiment at FAIR
21
  • Flash ADCS for multichannel integrated systems in submicron technology
22
  • Front-end amplifier optimization for integrated circuits fabricated in the submicron processes dedicated to the neurobiology experiments
23
  • Identyfikacja systemów nieliniowych przy pomocy jądrowego algorytmu LMS z ograniczeniem zasobów
24
  • Identyfikacja systemów nieliniowych przy pomocy kernelowego algorytmu LMS z ograniczeniem zasobów
25
  • Integrated circuit for wireless inductive powering implemented in 180nm CMOS process